Stepping E0 pour le Core 2 Q9550
Après les Xeon "Harpertown" et "Wolfdale-DP", E3110 et les Core 2 Duo E8400 et E8500, c'est maintenant au tour du Core 2 Quad Q9550 et des Xeon "Yorkfield" X3350 et 3360 d'adopter le stepping E0.
Les S-Spec passent de SLAWQ à SLB8V pour le Q9550, de SLAX2 à SLB8Y pour le X3350, et de SLAWZ à SLB8X pour le X3360, le CPUID évolue de 0x10677 à 0x1067A puisqu'ils utilisaient précédemment la révision C1 du core Penryn. Les autres changements sont classiques: le Power Status Indicator (PSI) est désormais supporté (si la carte mère le permet) et l'ACNT2 fait son apparition, ce qui permet au P-state (Performance state) d'être plus efficace.
Des modifications ont égalements été apportées au PECI (Platform Environmental Control Interface), les instructions XSAVE/XRSTOR ont été ajoutées et le package du CPU ne renferme plus d'halogénure. A noter que le Xeon X3320 est lui aussi concerné mais il passe du stepping M1 au R0 puisqu'il ne dipose que de 6 Mo de cache L2 contre 12 Mo pour les deux autres modèles. Son S-Spec évolue de SLAWF à SLB69.
Contenus relatifs
- [+] 09/05: AMD Ryzen 7 2700, Ryzen 5 2600 et I...
- [+] 04/05: Un Coffee Lake 8 coeurs en préparat...
- [+] 27/04: Le 10nm d'Intel (encore) retardé, l...
- [+] 26/04: Jim Keller rejoint... Intel !
- [+] 23/04: MAJ de notre test des Ryzen 7 2700X...
- [+] 20/04: MAJ de notre comparatif CPU géant
- [+] 19/04: AMD Ryzen 2700X et 2600X : Les même...
- [+] 19/04: 2008-2018 : tests de 62 processeurs...
- [+] 13/04: Les AMD Ryzen Pinnacle Ridge en pré...
- [+] 10/04: LGA4189 pour les Xeon Ice Lake !