+29% de transistors pour l'APU AMD Carrizo

Tags : AMD; APU; Carrizo; FM2+;
Publié le 19/11/2014 à 14:26 par
Imprimer

A l'occasion de l'International Solid State Circuits Conference (ISSCC) en février prochain, AMD devrait dévoiler des informations sur futur APU Carrizo. EETimes  a pu avoir un résumé des différentes présentations qui seront faites à cette occasion qui dévoile quelques informations sur la puce. Gravée en 28nm, elle devrait mesurer 244.62mm² et intégrer 3,1 milliards de transistors.


Les cœurs Excavator, a priori la dernière évolution de l'architecture CMT introduite avec Bulldozer, seraient 23% plus petits que ceux de Piledriver et consommeraient 40% en moins, un chiffre important qui mérite des précisions. Côté taille un Kaveri intègre 2,41 milliards de transistors, soit +28,6%, toujours dans 245mm². La densité augmente donc fortement alors qu'on reste en 28nm, le surplus de transistors étant dédié à l'intégration d'un FCH allégé (cf. cette actualité) et peut être un nombre plus important de Compute Units GCN ou plus de cache.

Pour rappel Carrizo est attendu pour 2015 et devrait utiliser l'actuel Socket FM2+.

Vos réactions

Top articles